优先编码器
触发器中没有约束条件
8421BCD码
5、多谐振荡器-------------------------------------------------------------------------------( C A. 两个稳态 B. 一个稳态 C. 没有稳态 D. 不能确定
9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的
时序电--------------------------------------------------------------------------------( C A. RS触发器 B. JK触发器 C. D触发器 D. T触发器
4.存储8位二进制信息要 D 个触发器。
A.2 B.3 C.4 D.8
9.8位移位寄存器,串行输入时经 D 个脉冲后,8位数码全部移入寄存器中。有
)路
)
A.1 B.2 C.4 D.8
3、下列门电路属于双极型的是( A )
A、OC门 B、PMOS
C、NMOS D、CMOS
4、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为(
A、RS=X0 B、RS=0X
C、RS=X1 D、RS=1X
9、以下各电路中,( B )可以产生脉冲定时。
A. 多谐振荡器 B.单稳态触发器
C.施密特触发器 D.石英晶体多谐振荡器
3、有冒险必然存在竞争,有竞争就一定引起冒险。( × )
3、用数据选择器可实现时序逻辑电路。( × )
1、 三态门的三种状态是指___0____、___1___、____高阻___。
A
)2、 实现A/D转换的四个主要步骤是___采样___、___保持__、___量化__、___编码____。
寄存器分为____基本寄存器___________和_______移位寄存器_______两种。
半导体数码显示器的内部接法有两种形式:共 阳极 接法和共 阴极 接法。
3、TTL逻辑门电路的典型高电平值是 3.6 V,典型低电平值是 0.3 V。
4、数据选择器是一种 多个 输入 单个 输出的中等规模器件。
5、OC门能实现“ 线与 ”逻辑运算的电路连接,采用总线结构,分时传输数据时,应选用 三态门 。
逻辑表达式为FBCACAB ,它存在 0 冒险。
____7、时序逻辑电路在某一时刻的状态不仅取决于 这一时刻 的输入状态,还与电路 过去的 状态有关。
双稳态触发器电路具有 两个稳态 , 并能 触发翻转 的两大特性。
10、模数转换电路包括 采样 、 保持 、 量化 和编码 四个过程。
6.555定时器的最后数码为555的是 TTL 产品,为7555的是CMOS 产品。
7、TTL与非门的多余输入端悬空时,相当于输入_____高____电平。
.对于共阳接法的发光二极管数码显示器,应采用 低 电平驱动的七段显示译码器。
施密特触发器具有 回差 现象,又称 电压滞后 特性。
7、消除冒险现象的方法有 修改逻辑设计 、 吸收法 、 取样法 和 选择可靠编码 。
8、触发器有 2 个稳态,存储8位二进制信息要 8 个触发器。
9、逻辑代数运算的优先顺序为 非 、 与 、 或 。
3. OC门在实际使用时必须在输出端外接 负载电阻和电源 。
4. 设计模值为30的计数器至少需要 5 级触发器。
单稳态触发器的主要用途是 C 。
A.整形、延时、鉴幅 B. 整形、鉴幅、定时
C.延时、定时、整形 D.延时、定时、存储
典型的TTL与非门电路使用的电路为电源电压为(5 )V,其输出高电平为(3.6 )V,输出低电平为( 0.35 )V, CMOS电路的电源电压为( 3—18 ) V 。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。
该ROM有( 11 )根地址线,有( 16 )根数据读出线。
两片中规模集成电路10进制计数器串联后,最大计数容量为( 100 )位。
8线—3线优先编码器的输入为I0—I7 ,当优先级别最高的I7有效时,其输出Y2•Y1•Y0的值是( C )。
A.111 B. 010 C. 000 D. 101
随机存取存储器具有( A )功能。
A.读/写 B.无读/写 C.只读 D.只写
有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字量为1101时,输出电压为( A )。
A. 8.125V B.4V C. 6.25V D.9.375V
D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小(√ )。
利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。( √ )
7.约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作 0。( √ )
9.计数器除了能对输入脉冲进行计数,还能作为分频器用。( √ )
2.以下电路中常用于总线应用的是( A )
A.TSL门 B.OC门 C. 漏极开路门 D.CMOS与非门
9.同步计数器和异步计数器比较,同步计数器的最显著优点是( A )
A.工作速度高 B.触发器利用率高
C.电路简单 D.不受时钟CP控制
11.若用JK触发器来实现特性方程Qn1AQnAB,则
JK端的方程应为( B )
A.J=AB,K=AB B.J=AB,K=AB
C.J=AB,K=AB D.J=AB,K=AB
14.随机存取存储器RAM中的内容,当电源断掉后又接通,则存储器中的内容将如何变换?( C )
A.全部改变 B.全部为1 C.不确定 D.保持不
15.用555定时器构成单稳态触发器,其输出的脉宽为( B )
A.0.7RC; B.1.1RC; C.1.4RC; D.1.8RC;
17.当三态门输出高阻状态时,以下说法正确的是( A )( B )( )( )
A.用电压表测量指针不动 B.相当于悬空
C.电压不高不低 D.测量电阻指针不动
19.欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端为以下哪几种情况?( A )( B )( D )( )
A.J=K=0 B.J=Q,K=Q C.J=Q,K=Q D.J=Q,K=0
22. TTL与非门的多余输入端可以接固定高电平。(√ )
25. 移位寄存器 74LS194 可串行输入并行输出,但不能串行输入串行输出。(× )
27.数字电路按照是否具有记忆功能通常可分为两类: 组合逻辑电路 、 时序逻辑电路 。
33.对于JK触发器,若JK,则可完成 T 触发器的逻辑功能;若JK,则可完成 D 触发器的逻辑功能。
FABC C 。
(A) ABC (B) ABC (C)ABC (D)ABC
4.边沿式D触发器是一种 C 稳态电路。
(A) 无 (B) 单 (C) 双 (D) 多
7. 标准与-或式是由____B______构成的逻辑表达式。
(A) 与项相或 (B) 最小项相或 (C) 最大项相与 (D) 或项相与
9.某D/A转换器满刻度输出电压为10V,要求1mV的分辨率,其输入数字量位数至少为 B 位。
(A) 13 (B) 14 (C) 15 (D) 16
3.和TTL电路相比,CMOS电路最突出的优点在于( D )
A.可靠性高 B.抗干扰能力强
C.速度快 D.功耗低
5.单稳态触发器的输出脉冲的宽度取决于( C )
A.触发脉冲的宽度 B.触发脉冲的幅度
C.电路本身的电容、电阻的参数 D.电源电压的数值
6.为了提高多谐振荡器频率的稳定性,最有效的方法是( C )
A.提高电容、电阻的精度 B.提高电源的稳定度
C.采用石英晶体振荡器 C.保持环境温度不变
8.在图1-8用555定时器组成的施密特触发电路中,它的回差电压等于(B )
A.5V B.2V
C.4V D.3V
+5V 8 4 I 6 2 555 3 (1) 1 5 +4V 图1-8
5.一位十进制计数器至少需要 个触发器。
A.3 B.4 C.5 D.10
因篇幅问题不能全部显示,请点此查看更多更全内容