常用集成TTL门电路多余输入端的处理方法及使用规则说明
1. TTL与门、与非门的多余输入端的处理
在上述测试中所用的 74LS00为四输入端与非门,若只需用两个输入端 余输入端的处理方法如图
A和B,那么其
6.26所示。
(a)并联
(b)悬空 (c)通过电阻接高电平
图6.26 TTL与门、与非门多余输入端的处理
并联、悬空或通过电阻接高电平使用。这是 使用中考虑到,并联使用时增加了门的输入电容, 的抗干扰能力下降;悬空使用,逻辑上可视为“
TTL型与门、与非门的特定要求,但要在 对前级
增加容性负载和输出电流,
使该门
1 ”但该门的输入阻抗高,易受外界干扰;
相比之下,多余输入端通过串接限流电阻接高电平的方法较好。
2. TTL或门、或非门的多余输入端的处理
在上述测试中所用的 CD4001为四输入端或非门,若只需用两个输入端 A和B,那么其 余多余输入端的处理方法是:并联、接低电平或接地,如图
6.27所示。
(a)并联
(b)接低电平或接地
图6.27TTL或门、或非门多余输入端的处理
3. 异或门的输入端处理
异或门是由基本逻辑门组合成的复合门电路。图 为A,若另一输入端接低电平,
6.28(a)为两输入端异或门,一输入端
如图6.28 (b)所示,
则输出仍为A;若另一输入端接高电平,
则输出为A,此时的异或门称为可控反相器。
川―nr
Y=A
_
一
乃廿——
(a)同相
(b)反相
图6.28异或门的输入端处理
在门电路的应用中,常用到“封锁”的概念。如果把与非门的任一输入端接地,则该与 非门被封锁;如果把或非门的任一输入端接高电平,则该或非门被封锁。
由于 TTL 电路具有比较高的速度、比较强的抗干扰能力和足够大的输出幅度,再加上 带负载能力比较强, 因此在工业控制中得到了最广泛的应用, 但由于 TTL 电路的功耗较 大,目前还不适合作大规模集成电路。
4. TTL 集成电路使用规则
(1) 接插集成块时,要认清定位标记,不得插反。
(2) 电源电压使用范围为 4.5〜5.5V之间,实验中要求使用
不允许接错。
Ucc=+ 5V。电源极性绝对
(3) 闲置输入端处理方法得当。
⑷ 输入端通过电阻接地, 电阻值的大小将直接影响电路所处的状态。 当RW 680 Q时,
输入端相当于逻辑“ 0”当R>4.7kQ时,输入端相当于逻辑“ 1”对于不同系列的器件, 要求的阻值不同。
(5) 输出端不允许并联使用(集电极开路门 OC和三态输出门电路 3S除外),否则不仅会 使电路逻辑
功能混乱,还会导致器件损坏。
(6) 输出端不允许直接接地或直接接+ 5V 电源,否则将损坏器件,有时为了使后级电
路获得较高的输出电平,允许输出端通过电阻
R接至Ucc, 一般取R为3〜5.1k Qo
因篇幅问题不能全部显示,请点此查看更多更全内容